浅析pcb线路板的热可靠性问题
一般情况下,pcb线路板板上的铜箔分布是非常复杂的,难以准确建模。因此,建模时需要简化布线的形状,尽量做出与实际线路板接近的ANSYS模型线路板板上的电子元件也可以应用简化建模来模拟,如MOS管、集成电路块等。
热分析
贴片加工中热分析可协助设计人员确定pcb线路板上部件的电气性能,帮助设计人员确定元件或线路板是否会因为高温而烧坏。简单的热分析只是计算线路板的平均温度,复杂的则要对含多个线路板的电子设备建立瞬态模型。热分析的准确程度终取决于线路板设计人员所提供的元件功耗的准确性。
在许多应用中重量和物理尺寸非常重要,如果元件的实际功耗很小,可能会导致设计的安全系数过高,从而使线路板的设计采用与实际不符或过于保守的元件功耗值作为根据进行热分析。与之相反(同时也更为严重)的是热安全系数设计过低,也即元件实际运行时的温度比分析人员预测的要高,此类问题一般要通过加装散热装置或风扇对线路板进行冷却来解决。这些外接附件增加了成本,而且延长了**时间,在设计中加入风扇还会给可靠性带来不稳定因素,因此线路板板主要采用主动式而不是被动式冷却方式(如自然对流、传导及辐射散热)。
线路板简化建模
建模前分析线路板中主要的发热器件有哪些,如MOS管和集成电路块等,这些元件在工作时将大部分损耗功率转化为热量。因此,建模时主要需要考虑这些器件。
此外,还要考虑线路板基板上,作为导线涂敷的铜箔。它们在设计中不但起到导电的作用,还起到传导热量的作用,其热导率和传热面积都比较大线路板板是电子电路不可缺少的组成部分,它的结构由环氧树脂基板和作为导线涂敷的铜箔组成。环氧树脂基板的厚度为4mm,铜箔的厚度为0.1mm。铜的导热率为400W/(m℃),而环氧树脂的导热率仅为0.276W/(m℃)。尽管所加的铜箔很薄很细,却对热量有强烈的引导作用,因而在建模中是不能忽略的。
PCB线路板沉金与镀金工艺的区别
在PCB生产中,沉金和镀金都是表面处理的一种,那么, PCB线路板沉金工艺与镀金工艺都有哪些优劣性呢?
镀金,一般指的是“电镀金”、“电镀镍金”、“电解金”等,有软金和硬金的区分(一般硬金是用于金手指的),原理是将镍和金(俗称金盐)溶化于化学药水中,将线路板浸在电镀缸内并接通电流而在电路板的铜箔面上生成镍金镀层,电镍金因镀层硬度高,耐磨损,不易氧化的优点在电子产品中得到广泛的应用。
沉金是通过化学氧化还原反应的方法生成一层镀层,一般厚度较厚,是化学镍金金层沉积方法的一种,可以达到较厚的金层。
沉金与镀金的区别:
1、沉金与镀金所形成的晶体结构不一样,沉金对于金的厚度比镀金要厚很多,沉金会呈金黄色,较镀金来说更黄(这是区分镀金和沉金的方法之一)。
2、沉金比镀金更容易焊接,不会造成焊接不良。
3、沉金板的焊盘上只有镍金,信号的趋肤效应是在铜层上传输,不会对信号产生影响。
4、沉金比镀金的晶体结构更致密,不易产生氧化。
5、镀金容易使金线短路。而沉金板的焊盘上只有镍金,因此不会产生金线短路。
6、沉金板的焊盘上只有镍金,因此导线电阻和铜层的结合更加牢固。
7、沉金板的平整性与使用寿命较镀金板要好。
以上便是 PCB线路板沉金工艺与镀金工艺的区别。
PCB线路板为什么要做阻抗吗
阻抗对于PCB电路板的意义何在,PCB电路板为什么要做阻抗?本文介绍了什么是阻抗及阻抗的类型,其次介绍了PCB线路板为什么要做阻抗,后阐述了阻抗对于PCB电路板的意义,具体的跟随小编一起来了解一下。
什么是阻抗?
在具有电阻、电感和电容的电路里,对交流电所起的阻碍作用叫做阻抗。阻抗常用Z表示,是一个复数,实部称为电阻,虚部称为电抗,其中电容在电路中对交流电所起的阻碍作用称为容抗 ,电感在电路中对交流电所起的阻碍作用称为感抗,电容和电感在电路中对交流电引起的阻碍作用总称为电抗。阻抗的单位是欧。
阻抗类型
(1)特性阻抗
在计算机﹑无线通讯等电子信息产品中, PCB的线路中的传输的能量, 是一种由电压与时间所构成的方形波信号(square wave signal, 称为脉冲pulse),它所遭遇的阻力则称为特性阻抗。
(2)差动阻抗
驱动端输入极性相反的两个同样信号波形,分别由两根差动线传送,在接收端这两个差动信号相减。差动阻抗就是两线之间的阻抗Zdiff。
(3)奇模阻抗
两线中一线对地的阻抗Zoo,两线阻抗值是一致。
(4)偶模阻抗
驱动端输入极性相同的两个同样信号波形, 将两线连在一起时的阻抗Zcom。
(5)共模阻抗
两线中一线对地的阻抗Zoe,两线阻抗值是一致,通常比奇模阻抗大。
PCB线路板为什么要做阻抗?
pcb线路板阻抗是指电阻和对电抗的参数,对交流电所起着阻碍作用。在pcb线路板生产中,阻抗处理是的。原因如下:
1、PCB线路(板底)要考虑接插安装电子元件,接插后考虑导电性能和信号传输性能等问题,所以就会要求阻抗越低越好,电阻率要低于每平方厘米1&TImes;10-6以下。
2、PCB线路板在生产过程中要经历沉铜、电镀锡(或化学镀,或热喷锡)、接插件焊锡等工艺制作环节,而这些环节所用的材料都电阻率底,才能线路板的整体阻抗低达到产品质量要求,能正常运行。
3、PCB线路板的镀锡是整个线路板制作中容易出现问题的地方,是影响阻抗的关键环节。化学镀锡层大的缺陷就是易变色(既易氧化或潮解)、钎焊性差,会导致线路板难焊接、阻抗过高导致导电性能差或整板性能的不稳定。
4、PCB线路板中的导体中会有各种信号传递,当为提高其传输速率而提高其频率,线路本身如果因蚀刻、叠层厚度、导线宽度等因素不同,将会造成阻抗值得变化,使其信号失真,导致线路板使用性能下降,所以就需要控制阻抗值在一定范围内。
阻抗对于PCB电路板的意义
对电子行业来说,据行内调查,化学镀锡层致命的弱点就是易变色(既易氧化或潮解)、钎焊性差导致难焊接、阻抗过高导致导电性能差或整板性能的不稳定、易长锡须导致PCB线路短路以至烧毁或着火事件。
据悉,国内先研究化学镀锡的当是上世纪90年代初昆明理工大学,之后就是90年代末的广州同谦化工(企业),一直至今,10年来行内均有认可该两家机构是做得好的。其中,据我们对众多企业的接触筛选调查、实验观测以及长期耐力测试,证实同谦化工的镀锡层是低电阻率的纯锡层,导电和钎焊等质量可以到较高的水准,难怪他们敢对外其镀层在无须任何封闭及防变色剂保护的情况下,能保持一年不变色、不起泡、不脱皮、不长锡须。
后来当整个社会生产业发展到一定程度的时候,很多后来参与者往往是属于互相抄袭,其实相当一部分企业自己本身并没有研发或能力,所以,造成很多产品及其用户的电子产品(线路板板底或电子产品整体)性能不佳,而造成性能不佳的主要原因就是因为阻抗问题,因为当不合格的化学镀锡技术在使用过程中,其为PCB线路板所镀上去的锡其实并不是真正的纯锡(或称属单质),而是锡的化合物(即根本就不是金属单质,而是金属化合物,氧化物或卤化物,更直接地说是属于非金属物质)或锡化合物与锡金属单质的混合物,但单凭借肉眼是很难发现的…
因为PCB线路板的主体线路是铜箔,在铜箔的焊点上就是镀锡层,而电子元件就是通过焊锡膏(或焊锡线)焊接在镀锡层上面的,事实上焊锡膏在融熔状态焊接到电子元件和锡镀层之间的是金属锡(即导电良好的金属单质),所以可以简单扼要地指出,电子元件是通过锡镀层再与PCB板底的铜箔连接的,所以锡镀层的纯洁性及其阻抗是关键;又,但未有接插电子元件之前,我们直接用仪器去检测阻抗时,其实仪器探头(或称为表笔)两端也是通过先接触PCB板底的铜箔表面的锡镀层再与PCB板底的铜箔来连通电流的。所以锡镀层是关键,是影响阻抗的关键和影响PCB整板性能的关键,也是易于被忽略的关键。
众所周知,除金属单质外,其化合物均是电的不良导体或甚至不导电的(又,这也是造成线路中存在分布容量或传布容量的关键),所以锡镀层中存在这种似导电而非导电的锡的化合物或混合物时,其现成电阻率或未来氧化、受潮所发生电解反应后的电阻率及其相应的阻抗是相当高的(足已影响数字电路中的电平或信号传输,)而且其特征阻抗也不相一致。所以会影响该线路板及其整机的性能。
所以,就现时的社会生产现象来说,PCB板底上的镀层物质和性能是影响PCB整板特征阻抗的主要原因和直接的原因,但又由于其具有随着镀层老化及受潮电解的变化性,所以其阻抗产生的忧患影响变得更加隐性和多变性,其隐蔽的主要原因在于:不能被肉眼所见(包括其变化),第二不能被恒常测得,因为其有随着时间和环境湿度的改变而变的变化性,所以总是易于被人忽略。
多层板PCB设计时的EMI解决
解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从基本的PCB布板出发,讨论PCB分层堆叠在控制EMI辐射中的作用和设计技巧。
电源汇流排
在IC的电源引脚附近合理地安置适当容量的电容,可使IC输出电压的跳变来得更快。然而,问题并非到此为止。由于电容呈有限频率响应的特性,这使得电容 无法在全频带上生成干净地驱动IC输出所需要的谐波功率。除此之外,电源汇流排上形成的瞬态电压在去耦路径的电感两端会形成电压降,这些瞬态电压就是主要 的共模EMI干扰源。我们应该怎麽解决这些问题?
就我们电路板上的IC而言,IC周围的电源层可以看成是优良的高频电容器,它可以收集为干净输出提供高频能量的分立电容器所泄漏的那部份能量。此外,优良的电源层的电感要小,从而电感所合成的瞬态信号也小,进而降低共模EMI。
当然,电源层到IC电源引脚的连线尽可能短,因为数位信号的上升沿越来越快,好是直接连到IC电源引脚所在的焊盘上,这要另外讨论。
为了控制共模EMI,电源层要有助于去耦和具有足够低的电感,这个电源层是一个设计相当好的电源层的配对。有人可能会问,好到什麽程度才算好?问题 的答案取决于电源的分层、层间的材料以及工作频率(即IC上升时间的函数)。通常,电源分层的间距是6mil,夹层是FR4材料,则每平方英寸电源层的等 效电容约为75pF。显然,层间距越小电容越大。
上升时间为100到300ps的器件并不多,但是按照目前IC的发展速度,上升时间在 100到300ps范围的器件将占有很高的比例。对于100到 300ps上升时间的电路,3mil层间距对大多数应用将不再适用。那时,有必要采用层间距小于1mil的分层技术,并用介电常数很高的材料代替FR4介 电材料。现在,陶瓷和加陶塑料可以满足100到300ps上升时间电路的设计要求。
尽管未来可能会采用新材料和新方法,但对于今天常见的1到3ns上升时间电路、3到6mil层间距和FR4介电材料,通常足够处理谐波并使瞬态信号足够低,就是说,共模EMI可以降得很低。本文给出的PCB分层堆叠设计实例将假定层间距为3到6mil。
电磁屏蔽
从信号走线来看,好的分层策略应该是把所有的信号走线放在一层或若干层,这些层紧挨著电源层或接地层。对于电源,好的分层策略应该是电源层与接地层相邻,且电源层与接地层的距离尽可能小,这就是我们所讲的“分层"策略。
PCB堆叠
什麽样的堆叠策略有助于屏蔽和抑制EMI?以下分层堆叠方案假定电源电流在单一层动,单电压或多电压分布在同一层的不同部份。多电源层的情形稍后讨论。
4层板
4层板设计存在若干潜在问题。,传统的厚度为62mil的四层板,即使信号层在外层,电源和接地层在内层,电源层与接地层的间距仍然过大。
如果成本要求是位的,可以考虑以下两种传统4层板的替代方案。这两个方案都能改善EMI抑制的性能,但只适用于板上元件密度足够低和元件周围有足够面积(放置所要求的电源覆铜层)的场合。
种为方案,PCB的外层均为地层,中间两层均为信号/电源层。信号层上的电源用宽线走线,这可使电源电流的路径阻抗低,且信号微带路径的阻抗也 低。从EMI控制的角度看,这是现有的佳4层PCB结构。第二种方案的外层走电源和地,中间两层走信号。该方案相对传统4层板来说,改进要小一些,层间 阻抗和传统的4层板一样欠佳。
如果要控制走线阻抗,上述堆叠方案都要非常小心地将走线布置在电源和接地铺铜岛的下边。另外,电源或地层上的铺铜岛之间应尽可能地互连在一起,以确保DC和低频的连接性。
6层板
如果4层板上的元件密度比较大,则好采用6层板。但是,6层板设计中某些叠层方案对电磁场的屏蔽作用不够好,对电源汇流排瞬态信号的降低作用甚微。下面讨论两个实例。
例将电源和地分别放在第2和第5层,由于电源覆铜阻抗高,对控制共模EMI辐射非常不利。不过,从信号的阻抗控制观点来看,这一方法却是非常正确的。
第二例将电源和地分别放在第3和第4层,这一设计解决了电源覆铜阻抗问题,由于第1层和第6层的电磁屏蔽性能差,差模EMI增加了。如果两个外 层上的信号线数量少,走线长度很短(短于信号高谐波波长的1/20),则这种设计可以解决差模EMI问题。将外层上的无元件和无走线区域铺铜填充并将 覆铜区接地(每1/20波长为间隔),则对差模EMI的抑制特别好。如前所述,要将铺铜区与内部接地层多点相联。
通用6层板设计 一般将第1和第6层布为地层,第3和第4层走电源和地。由于在电源层和接地层之间是两层居中的双微带信号线层,因而EMI抑制能力是的。该设计的缺点 在于走线层只有两层。前面介绍过,如果外层走线短且在无走线区域铺铜,则用传统的6层板也可以实现相同的堆叠。
另一种6层板布局为信号、地、信号、电源、地、信号,这可实现信号完整性设计所需要的环境。信号层与接地层相邻,电源层和接地层配对。显然,不足之处是层的堆叠不平衡。
这通常会给加工制造带来麻烦。解决问题的办法是将第3层所有的空白区域填铜,填铜后如果第3层的覆铜密度接近于电源层或接地层,这块板可以不严格地算作 是结构平衡的电路板。填铜区接电源或接地。连接过孔之间的距离仍然是1/20波长,不见得处处都要连接,但理想情况下应该连接。
10层板
由于多层板之间的绝缘隔离层非常薄,所以10或12层的电路板层与层之间的阻抗非常低,只要分层和堆叠不出问题,完全可望得到的信号完整性。要按62mil厚度加工制造12层板,困难比较多,能够加工12层板的制造商也不多。
由于信号层和回路层之间总是隔有绝缘层,在10层板设计中分配中间6层来走信号线的方案并非佳。另外,让信号层与回路层相邻很重要,即板布局为信号、地、信号、信号、电源、地、信号、信号、地、信号。
这一设计为信号电流及其回路电流提供了良好的通路。恰当的布线策略是,第1层沿X方向走线,第3层沿Y方向走线,第4层沿X方向走线,以此类推。直观地 看走线,第1层1和第3层是一对分层组合,第4层和第7层是一对分层组合,第8层和第10层是后一对分层组合。当需要改变走线方向时,第1层上的信号线 应藉由“过孔"到第3层以后再改变方向。实际上,也许并不总能这样做,但作为设计概念还是要尽量遵守。
同样,当信号的走线方向变化时, 应该藉由过孔从第8层和第10层或从第4层到第7层。这样布线可确保信号的前向通路和回路之间的耦合紧。例如,如果信号在第1层上走线,回路在第2层且 只在第2层上走线,那麽第1层上的信号即使是藉由“过孔"转到了第3层上,其回路仍在第2层,从而保持低电感、大电容的特性以及良好的电磁屏蔽性能。
如果实际走线不是这样,怎麽办?比如第1层上的信号线经由过孔到第10层,这时回路信号只好从第9层寻找接地平面,回路电流要找到近的接地过 孔 (如电阻或电容等元件的接地引脚)。如果碰巧附近存在这样的过孔,则真的走运。假如没有这样近的过孔可用,电感就会变大,电容要减小,EMI一定会增加。
当信号线经由过孔离开现在的一对布线层到其他布线层时,应就近在过孔旁放置接地过孔,这样可以使回路信号顺利返回恰当的接地层。对于第4层和第7层 分层组合,信号回路将从电源层或接地层(即第5层或第6层)返回,因为电源层和接地层之间的电容耦合良好,信号容易传输。
多电源层的设计
如果同一电压源的两个电源层需要输出大电流,则电路板应布成两组电源层和接地层。在这种情况下,每对电源层和接地层之间都放置了绝缘层。这样就得到我们 期望的等分电流的两对阻抗相等的电源汇流排。如果电源层的堆叠造成阻抗不相等,则分流就不均匀,瞬态电压将大得多,并且EMI会急剧增加。
如果电路板上存在多个数值不同的电源电压,则相应地需要多个电源层,要牢记为不同的电源创建各自配对的电源层和接地层。在上述两种情况下,确定配对电源层和接地层在电路板的位置时,切记制造商对平衡结构的要求。
总结
鉴于大多数工程师设计的电路板是厚度62mil、不带盲孔或埋孔的传统印制电路板,本文关于电路板分层和堆叠的讨论都局限于此。厚度差别太大的电路板,本文推荐的分层方案可能不理想。此外,带盲孔或埋孔的电路板的加工制程不同,本文的分层方法也不适用。
电路板设计中厚度、过孔制程和电路板的层数不是解决问题的关键,优良的分层堆叠是电源汇流排的旁路和去耦、使电源层或接地层上的瞬态电压小并将信 号和电源的电磁场屏蔽起来的关键。理想情况下,信号走线层与其回路接地层之间应该有一个绝缘隔离层,配对的层间距(或一对以上)应该越小越好。根据这些基 本概念和原则,才能设计出总能达到设计要求的电路板。现在,IC的上升时间已经很短并将更短,本文讨论的技术对解决EMI屏蔽问题是的。
FPC柔性电路板基础知识
柔性电路板(Flexible Printed Circuit 简称FPC)是以聚酰亚胺或聚酯薄膜为基材制成的一种具有高度可靠性,的可挠性印刷电路板。具有配线密度高、重量轻、厚度薄、弯折性好的特点。
柔性电路板(FlexiblePrintedCircuit,FPC),又称软性电路板、挠性电路板,其以质量轻、厚度薄、可自由弯曲折叠等优良特性而备受青睐…,但国内有关FPC的质量检测还主要依靠人工目测,成本高且效率低。而随着电子产业飞速发展,电路板设计越来越趋于、高密度化,传统的人工检测方法已无法满足生产需求,FPC缺陷自动化检测成为产业发展必然趋势。
柔性电路(FPC)是上世纪70年代美国为发展航天火箭技术发展而来的技术,是以聚脂薄膜或聚酰亚胺为基材制成的一种具有高度可靠性,曲挠性的印刷电路,通过在可弯曲的轻薄塑料片上,嵌入电路设计,使在窄小和有限空间中堆嵌大量精密元件,从而形成可弯曲的挠性电路。此种电路可随意弯曲、折迭重量轻,体积小,散热性好,安装方便,冲破了传统的互连技术。在柔性电路的结构中,组成的材料是是绝缘薄膜、导体和粘接剂。
组成材料
1、绝缘薄膜
绝缘薄膜形成了电路的基础层,粘接剂将铜箔粘接至了绝缘层上。在多层设计中,它再与内层粘接在一起。它们也被用作防护性覆盖,以使电路与灰尘和潮湿相隔绝,并且能够降低在挠曲期间的应力,铜箔形成了导电层。
在一些柔性电路中,采用了由铝材或者不锈钢所形成的刚性构件,它们能够提供尺寸的稳定性,为元器件和导线的安置提供了物理支撑,以及应力的释放。粘接剂将刚性构件和柔性电路粘接在了一起。另外还有一种材料有时也被应用于柔性电路之中,它就是粘接层片,它是在绝缘薄膜的两侧面上涂覆有粘接剂而形成。粘接层片提供了环境防护和电子绝缘功能,并且能够消除一层薄膜,以及具有粘接层数较少的多层的能力。
绝缘薄膜材料有许多种类,但是为常用的是聚酷亚胺和聚酯材料。目前在美国所有柔性电路制造商中接近80%使用聚酰亚胺薄膜材料,另外约20%采用了聚酯薄膜材料。聚酰亚胺材料具有非易燃性,几何尺寸稳定,具有较高的抗扯强度,并且具有承受焊接温度的能力,聚酯,也称为聚乙烯双苯二甲酸盐(Polyethyleneterephthalate简称:PET),其物理性能类似于聚酰亚胺,具有较低的介电常数,吸收的潮湿很小,但是不耐高温。
聚酯的熔化点为250℃,玻璃转化温度(Tg)为80℃,这限制了它们在要求进行大量端部焊接的应用场合的使用。在低温应用场合,它们呈现出刚性。尽管如此,它们还是适合于使用在诸如电话和其它无需暴露在恶劣环境中使用的产品上。聚酰亚胺绝缘薄膜通常与聚酰亚胺或者丙烯酸粘接剂相结合,聚酯绝缘材料一般是与聚酯粘接剂相结合。与具有相同特性的材料相结合的优点,在干焊接好了以后,或者经多次层压循环操作以后,能够具有尺寸的稳定性。在粘接剂中其它的重要特性是较低的介电常数、较高的绝缘阻值、高的玻璃转化温度和低的吸潮率。
2、导体
铜箔适合于使用在柔性电路之中,它可以采用电淀积(Electrodeposited简称:ED),或者镀制。采用电淀积的铜箔一侧表面具有光泽,而另一侧被加工的表面暗淡无光泽。它是具有柔顺性的材料,可以被制成许多种厚度和宽度,ED铜箔的无光泽一侧,常常经特别处理后改善其粘接能力。锻制铜箔除了具有柔韧性以外,还具有硬质平滑的特点,它适合于应用在要求动态挠曲的场合之中。
3、粘接剂
粘接剂除了用于将绝缘薄膜粘接至导电材料上以外,它也可用作覆盖层,作为防护性涂覆,以及覆盖性涂覆。两者之间的主要差异在于所使用的应用方式,覆盖层粘接覆盖绝缘薄膜是为了形成叠层构造的电路。粘接剂的覆盖涂覆所采用的筛网印刷技术。不是所有的叠层结构均包含粘接剂,没有粘接剂的叠层形成了更薄的电路和更大的柔顺性。它与采用粘接剂为基础的叠层构造相比较,具有更佳的导热率。由于无粘接剂柔性电路的薄型结构特点,以及由于消除了粘接剂的热阻,从而提高了导热率,它可以使用在基于粘接剂叠层结构的柔性电路无法使用的工作环境之中。
产前处理
在生产过程中,为了防止开短路过多而引起良率过低或减少钻孔、压延、切割等粗工艺问题而导致的FPC板报废、补料的问题,及评估如何选材方能达到客户使用的佳效果的柔性线路板,产前预处理显得尤其重要。
产前预处理,需要处理的有三个方面,这三个方面都是由工程师完成。是FPC板工程评估,主要是评估客户的FPC板是否能生产,公司的生产能力是否能满足客户的制板要求以及单位成本;如果工程评估通过,接下来则需要马上备料,满足各个生产环节的原材料供给,后,工程师对:客户的CAD结构图、gerber线路资料等工程文件进行处理,以适合生产设备的生产环境与生产规格,然后将生产图纸及MI(工程流程卡)等资料下放给生产部及文控、采购等各个部门,进入常规生产流程。
生产流程
双面板制
开料→ 钻孔→ PTH → 电镀→ 前处理→ 贴干膜 → 对位→曝光→ 显影 → 图形电镀 → 脱膜 → 前处理→ 贴干膜 →对位曝光→ 显影 →蚀刻 → 脱膜→ 表面处理 → 贴覆盖膜 → 压制 → 固化→ 沉镍金→ 印字符→ 剪切→ 电测 → 冲切→ 终检→包装 → 出货
单面板制
开料→ 钻孔→贴干膜 → 对位→曝光→ 显影 →蚀刻 → 脱膜→ 表面处理 → 贴覆盖膜 → 压制 → 固化→表面处理→沉镍金→ 印字符→ 剪切→ 电测 → 冲切→ 终检→包装 → 出货
特性
1、短:组装工时短
所有线路都配置完成。省去多余排线的连接工作
2、小:体积比PCB小
可以有效降低产品体积。增加携带上的便利性
3、轻:重量比 PCB (硬板)轻
可以减少终产品的重量
4、薄:厚度比PCB薄
可以提高柔软度。加强再有限空间内作三度空间的组装
铜箔基板(Copper Film)
铜箔:基本分成电解铜与压延铜两种。 厚度上常见的为1oz 1/2oz 和 1/3 oz
基板胶片:常见的厚度有1mil与1/2mil两种。
胶(接着剂):厚度依客户要求而决定。
覆盖膜保护胶片(Cover Film)
覆盖膜保护胶片:表面绝缘用。 常见的厚度有1mil与1/2mil.
胶(接着剂):厚度依客户要求而决定。
离形纸:避免接着剂在压着前沾附异物;便于作业。
补强板(PI Stiffener Film)
补强板: 补强FPC的机械强度,方便表面实装作业。常见的厚度有3mil到9mil.
胶(接着剂):厚度依客户要求而决定。
离形纸:避免接着剂在压着前沾附异物。
EMI:电磁屏蔽膜,保护线路板内线路不受外界(强电磁区或易受干扰区)干扰。
优缺点
多层线路板的优点:组装密度高、体积小、质量轻,因为高密度装配、部件(包括零部件)间的连线减少,从而增加了可靠性;能增加接线层,然后增加设计弹性;也可以构成电路的阻抗,可形成具有一定的高速传输电路,可以设定电路、电磁屏蔽层,还可安装金属芯层满足特殊热隔热等功能与需求;安装方便、可靠性高。
多层pcb板的缺点(不合格):成本高、周期长;需要高可靠性检验方法。多层印制电路是电子技术、多功能、高速度、小体积大容量方向的产物。随着电子技术的发展,特别是大规模和超大规模集成电路的广泛应用,多层印制电路密度较高的快速、、高数改变方向出现细纹。
在高速PCB设计时,设计者应该从那些方面去考虑EMC、EMI的规则呢?
一般EMI/EMC设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面。前者归属于频率较高的部分(>30MHz)后者则是较低频的部分(<30MHz)。所以不能只注意高频而忽略低频的部分。
一个好的EMI/EMC设计一开始布局时就要考虑到器件的位置,PCB叠层的安排,重要联机的走法,器件的选择等,如果这些没有事前有较佳的安排,事后解决则会事倍功半,增加成本。
例如时钟产生器的位置尽量不要靠近对外的连接器,高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射,器件所推的信号之斜率(slewrate)尽量小以减低高频成分,选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声。
另外,注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loopimpedance尽量小)以减少辐射。还可以用分割地层的方式以控制高频噪声的范围。
适当的选择PCB与外壳的接地点(chassisground)。
PCB二十层板工厂
更新时间:2024-03-30 03:57:17
价格
面议
起批量
≥ 1件
供应商
深圳市赛孚电路科技有限公司
所在地
广东深圳东莞市长安镇睦邻路7号